2024-03-28T22:19:17Z
https://u-ryukyu.repo.nii.ac.jp/oai
oai:u-ryukyu.repo.nii.ac.jp:02005062
2022-10-31T02:28:39Z
1642838403123
1642838403551:1642838406845
相対遅延モデルに基づく非同期式パイプラインシステムの論理設計と試作および評価
Design, Manufacture and Evaluation of an Asynchronous Pipeline-System based on Relatively-Delay Model.
長田, 康敬
Nagata, Yasunori
非同期システム
パイプライン
相対遅延
3値論理
時相論理
システム検証
ヒステリシスゲート
非同期回路
計算機システム
様相論理
非同期式システム
電子デバイス・機器
システムオンチップ
多値論理
科研費番号: 17560361
2005年度~2008年度科学研究費補助金(基盤研究(C)研究成果報告書
研究概要:コンピュータの超高速化,高機能化にともなって集積回路が超微細化加工されるに従い,従来のクロックによる同期式システムの考えだけでは正しい動作が保障されないため,要求/応答制御信号を用いた非同期システムが注目されている.本研究では,相対遅延モデルを提案し,これに基づく非同期システムやパイプラインシステムを設計し,これらをFPGA上に実装し,評価を行うものである.研究の途中で,D-素子や2 線論理実装ライブラリ,また,非同期システムの検証手法,時相論理の新しい体系などを提案している.
研究報告書
http://purl.org/coar/resource_type/c_18ws
長田康敬
2009-06-01
AM
http://hdl.handle.net/20.500.12000/13508
jpn
open access