2024-03-29T15:40:47Z
https://u-ryukyu.repo.nii.ac.jp/oai
oai:u-ryukyu.repo.nii.ac.jp:02007891
2022-10-31T03:49:27Z
1642838158423:1642838158860:1642838161450
1642838403551:1642838411479
QDI遅延仮定モデルに基づく非同期式回路の合成及び検証
Design and implementing Asynchronous Circuit based on Quasi Delay Insensitive model
仲程, 基経
Nakahodo, Motosune
学位論文
博士(工学)
http://purl.org/coar/resource_type/c_db06
琉球大学
琉球大学
University of the Ryukyus
2015-03-19
2015-03-19
VoR
http://hdl.handle.net/20.500.12000/30656
none
甲第292号
jpn
open access