WEKO3
アイテム
Vector-Valued Representation of Quaternary Logic Functions
http://hdl.handle.net/20.500.12000/1983
http://hdl.handle.net/20.500.12000/198304d2b3e9-6dc9-4e35-bf5d-0fc9a84bfe75
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | デフォルトアイテムタイプ(フル)(1) | |||||||||
---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2007-09-16 | |||||||||
タイトル | ||||||||||
タイトル | Vector-Valued Representation of Quaternary Logic Functions | |||||||||
言語 | en | |||||||||
作成者 |
Nakao, Zensho
× Nakao, Zensho
× 仲尾, 善勝
|
|||||||||
アクセス権 | ||||||||||
アクセス権 | open access | |||||||||
アクセス権URI | http://purl.org/coar/access_right/c_abf2 | |||||||||
内容記述 | ||||||||||
内容記述タイプ | Other | |||||||||
内容記述 | The elements of the four-element Galois field GF(4) are represented by concatenating two bits from left to right without any unused combinations: GF(4)={(0.0),(1.0),(0.1),(1.1)}. It is shown that all quaternary logic functions on GF(4) can be represented as vector-valued functions whose components are binary polynomial functions over the two-element Galois field GF(2)={0.1}. With this representation of quaternary logic functions, the design of corresponding logic circuits is reduced to that of the well-known Boolean circuits. | |||||||||
内容記述 | ||||||||||
内容記述タイプ | Other | |||||||||
内容記述 | 紀要論文 | |||||||||
出版者 | ||||||||||
出版者 | 琉球大学工学部 | |||||||||
言語 | ja | |||||||||
言語 | ||||||||||
言語 | eng | |||||||||
資源タイプ | ||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||||
資源タイプ | departmental bulletin paper | |||||||||
出版タイプ | ||||||||||
出版タイプ | VoR | |||||||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||||||
識別子 | ||||||||||
識別子 | http://hdl.handle.net/20.500.12000/1983 | |||||||||
識別子タイプ | HDL | |||||||||
収録物識別子 | ||||||||||
収録物識別子タイプ | ISSN | |||||||||
収録物識別子 | 0389-102X | |||||||||
収録物識別子 | ||||||||||
収録物識別子タイプ | NCID | |||||||||
収録物識別子 | AN0025048X | |||||||||
収録物名 | ||||||||||
収録物名 | 琉球大学工学部紀要 | |||||||||
言語 | ja | |||||||||
書誌情報 |
号 30, p. 41-47 |